首页> 外文OA文献 >An ultra-low-power voltage-mode asynchronous WTA-LTA circuit
【2h】

An ultra-low-power voltage-mode asynchronous WTA-LTA circuit

机译:超低功耗电压模式异步WTA-LTA电路

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents an asynchronous mixed-signal WTA-LTA circuit conceived to carry out local minimum maximum indexing in massively parallel image processing arrays. The hardware is focused on energy-efficient operation. We describe a realization for the standard CMOS base process of a commercial 3-D TSV stack featuring a power consumption of only 20pW per elementary cell at 30fps. The proposed block is also capable of resolving small voltage differences without requiring any external reference. This leads to a hit percentage greater than 90% even when taking into account global process variations and mismatch conditions.
机译:本文提出了一种异步混合信号WTA-LTA电路,该电路设计用于在大规模并行图像处理阵列中执行局部最小最大索引。硬件专注于节能运行。我们描述了商用3-D TSV堆栈的标准CMOS基本工艺的实现,其特征是每个基本单元在30fps时的功耗仅为20pW。所建议的模块还能够解决较小的电压差,而无需任何外部参考。即使将全局过程变化和不匹配条件考虑在内,这也会导致命中率大于90%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号